CN1833322A - 发光元件安装用构件以及使用该构件的半导体装置 - Google Patents

发光元件安装用构件以及使用该构件的半导体装置 Download PDF

Info

Publication number
CN1833322A
CN1833322A CNA2004800074264A CN200480007426A CN1833322A CN 1833322 A CN1833322 A CN 1833322A CN A2004800074264 A CNA2004800074264 A CN A2004800074264A CN 200480007426 A CN200480007426 A CN 200480007426A CN 1833322 A CN1833322 A CN 1833322A
Authority
CN
China
Prior art keywords
element installation
installation surface
light
emitting elements
semiconductor light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004800074264A
Other languages
English (en)
Other versions
CN100459188C (zh
Inventor
石津定
桧垣贤次郎
石井隆
筑木保志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Publication of CN1833322A publication Critical patent/CN1833322A/zh
Application granted granted Critical
Publication of CN100459188C publication Critical patent/CN100459188C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements
    • H01L33/60Reflective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/06102Disposition the bonding areas being at different heights
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1701Structure
    • H01L2224/1703Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/022Mountings; Housings
    • H01S5/0225Out-coupling of light
    • H01S5/02255Out-coupling of light using beam deflecting elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/022Mountings; Housings
    • H01S5/0233Mounting configuration of laser chips
    • H01S5/0234Up-side down mountings, e.g. Flip-chip, epi-side down mountings or junction down mountings

Abstract

本发明目的是提供发光元件安装用构件以及使用该构件的半导体装置,所述发光元件安装用构件以及使用该构件的半导体装置易于加工,并且可以进行充分散热。发光元件安装用构件200包括如下配置:基材2,其包括安装半导体发光元件1的元件安装表面2a以及安置在所述元件安装表面2a上并与所述半导体发光元件1连接的第一和第二导电区域21,22;反射构件6,其包括限定用于容纳所述半导体发光元件1的内部空间6b的反射表面6a并且含有安置在所述元件安装表面2a上的金属;以及安置在所述反射表面6a上的金属层13。所述反射表面6a相对于所述元件安装表面2a是倾斜的,因而所述内部空间直径更远离所述元件安装表面2a。

Description

发光元件安装用构件以及使用该构件的半导体装置
技术领域
本发明涉及发光元件安装用构件以及使用该构件的半导体装置。更具体而言,本发明涉及用于安装发光二极管、半导体激光等的发光安装元件(a light-emitting mounting element)以及使用该元件的半导体装置。
背景技术
日本公开专利出版编号2002-232017描述了用于安装半导体发光元件的传统构件的实例。
在该出版物中描述的半导体安装构件中,围绕着发光元件的基材和陶瓷窗口框架是由主要组分为氧化铝、氮化铝等的陶瓷形成的。
最近几年,随着发光元件输出量的增加,由半导体发光元件产生的热也增加。当作为主要组分为氧化铝的陶瓷用于基材和窗口框架时,不可能有充分散热,因而导致温度增加。
此外,如果是使用具有高导热系数的氮化铝,则该原料更昂贵,并且比氧化铝难于加工。此外,如果表面上形成金属化层,则通常必需首先形成含有W或Mo的金属化层。在这种情况下,所使用的方法是含有W或Mo(作为其主要组分)的金属膏状物首先施用到生板(green sheet)上,然后与主要氮化铝陶瓷单元一起烧结(共烧结金属化)。然而,使用这种方法,在烧结过程中要发生热变形等,因而难于精确形成带有精细图案的金属化层,例如小于100μm的金属化层。
发明内容
本发明的目的是克服上述问题,并提供发光元件安装用构件和使用该构件的半导体装置,所述构件的导热系数高,并且易于加工。
本发明人对能充分消散半导体发光元件产生的热并且易于加工的发光元件安装用构件进行了各种研究。结果,发现通过使用由于在反射构件内含有金属而具有高导热系数的安装构件,能够获得优选性质。
为了获得上述目的,根据本发明发光元件安装用构件包括:基材,其包括安装半导体发光元件的元件安装表面以及安置在元件安装表面上并与半导体发光元件连接的第一和第二导电区域;反射构件,包括限定用于容纳半导体发光元件的内部空间的反射表面并且含有安置在元件安装表面上的金属;以及安置在反射表面上的金属层。反射表面相对于元件安装表面是倾斜的,因而内部空间的直径更远离元件安装表面。
在以这种方式形成的发光元件安装用构件中,基材用作高导热系数构件,这样可以使半导体发光元件产生的热充分消散。此外,因为反射构件含有金属,因此相比于其中反射构件由陶瓷形成的结构,该反射构件更易于加工。这使得能够提供更易于加工的发光元件安装用构件。
而且,因为反射构件含有金属,因此改善了与安置在反射构件的反射表面上的金属层的结合。因而,能够提供易于生产的发光元件安装用构件。
发光元件安装用构件优选还包括结合层,该结合层用于结合元件安装表面和反射构件。该结合层的耐热性温度至少为300℃。结合层在不超过700℃的温度熔融,并且结合元件安装表面和反射构件。在这种情况下,因为结合层具有至少300℃的耐热性温度,因此该结合层能够防止基材和反射构件剥落,并且即使当半导体发光元件安装在发光元件安装用构件上时的温度为250~300℃,该结合层也是能应用的。因此,能够获得高度可靠的发光元件安装用构件。而且,因为结合温度不超过700℃,因此如果在基材表面上形成由Au、Ag或Al等构成的金属化图案,则能够防止金属化图案的降解。因为这些金属化图案的耐热性温度通常都不超过700℃,因此在不超过700℃温度进行结合时不会使金属化图案降解。
更优选地,基材是绝缘的,并且在该基材上形成了第一和第二通孔,在第一通孔处形成了第一导电区域,而在第二通孔处又形成了第二导电区域。在这种情况下,因为第一和第二导电区域从在其上形成元件安装表面的基材表面上延伸到相反表面上,因此电能能够从相反表面上供应给第一和第二导电区域。更优选地,第一和/或第二导电区域金属膜图案的最小形成尺寸为至少5微米且小于100微米。结果,发光元件能够使用倒装法(theflip-chip method)安装。更优选地,该尺寸为小于50微米。图案的最小形成尺寸在此处指的是在金属化图案中的最小宽度、图案之间的最小距离以及类似情况。
根据本发明的半导体装置,其包括上面任何一项所述的发光元件安装用构件;以及安装在元件安装表面上的半导体发光元件。该半导体发光元件包括面向元件安装表面的主表面,而基材包括位于和元件安装表面相反放置的底表面。从底表面到元件安装表面的距离H与沿半导体发光元件主表面长边方向的距离L之间的比值H/L为至少0.3。
在这种情况下,因为长边长度L与底表面到元件安装表面的距离H之间的比值H/L是最佳的,因而能够获得散热高的半导体装置。如果长边长度L与底表面到元件安装表面的距离H之间的比值H/L小于0.3,则底表面到元件安装表面的距离H相对于长边长度L变得太小,因而阻碍了充分散热。
优选电极安置在半导体发光元件的主表面侧,并且与第一和/或第二导电区域电连接。在这种情况下,因为电极安置在主表面侧并且电极与第一和/或第二导电区域直接电连接,因此发光层(其是特别产生热的半导体发光元件部分)产生的热借助于电极直接转移给基材。因而,由发光层产生的热有效消散到基材上,从而提供了带有优异冷却性质的发光元件安装用构件。而且主表面也优选具有至少1mm2的面积。
附图说明
图1所示为根据本发明第一实施方案的发光元件的横截面图,以及使用该发光元件的半导体装置的横截面图。图1A是根据一方面半导体装置的横截面图。图1B是根据本发明另一方面半导体装置的横截面图。
图2是发光元件安装用构件的透视图以及图1所示的半导体装置。
图3A是图1所示半导体发光元件的透视图。图3B示出样品的元件主表面的轮廓形状。
图4是描述用于制备图1所示半导体装置的方法的流程图。
图5是示出用于制备图1~图3所示半导体装置方法的第一步的横截面图。
图6是示出用于制备图1~图3所示半导体装置方法的第二步的横截面图。
图7是从图6中箭头VII指示的方法看到的基材平面图。
图8是示出用于制备图1~图3所示半导体装置方法的第三步的横截面图。
图9是示出用于制备图1~图3所示半导体装置方法的第四步的横截面图。
图10是示出用于制备图1~图3所示半导体装置方法的第五步的横截面图。
图11是示出用于制备图1~图3所示半导体装置方法的第六步的横截面图。
图12是示出用于制备图1~图3所示半导体装置方法的第七步的横截面图。
图13是根据本发明第二实施方案的发光元件安装用构件以及使用该构件的半导体装置的横截面图。
具体实施方式
下面,参考图描述本发明的实施方案。在下列实施方案中,相同或类似的元件用相同数字标记,并且省略重复的描述。
(第一实施方案)
图1是根据本发明第一实施方案的发光元件安装用构件以及使用该构件的半导体装置的横截面图。图1A是根据一方面的半导体装置的横截面图。图1B是根据另一方面半导体装置的横截面图。图2是图1A所示半导体装置的透视图。图3是图1A所示半导体发光装置的透视图。图1A、图2和图3所示,根据本发明第一实施方案的半导体装置100包括:发光元件安装用构件200;安装在元件安装表面2a上的半导体发光元件1。该半导体发光元件1包括面对元件安装表面2a的主表面1a。在该实施例中,主表面1a形成为包括长的第一边11和短的第二边12的矩形。基材2包括在元件安装表面2a反面的底表面2b。从底表面2b到元件安装表面2a的距离H和第一边11的长度L具有至少为0.3的比值H/L。
发光元件安装用构件200包括基材2和反射表面6a,并且安装有反射构件6和金属层13。基材2包括:用于安装半导体发光元件1的安装表面2a;以及安置在元件安装表面2a上并且与半导体发光元件1连接的第一和第二导电区域21,22。反射表面6a限定了放置半导体发光元件1的内部空间6b。反射构件6安装在元件安装表面2a上,并且含有金属。金属层13安置在反射表面6a上。反射表面6a相对于元件安装表面2a是倾斜的,因此内部空间6b的直径更远离元件安装表面2a。
发光元件200还安装有结合层9,结合层9连接元件安装表面2a和反射构件6。结合层9具有至少300℃的温度额定值(temperature rating),并且该结合层9在不超过700℃的温度熔融以将元件安装表面2a与反射构件6结合。
基材2是绝缘的,并且形成有第一和第二通孔2h,2i。该第一导电区域21安置在第一通孔2h上,而第二导电区域22安置在第二通孔2i上。而且,如上所述,在半导体装置中,在第一和/或第二导电区域21,22处的元件安装表面上形成的金属膜的图案最小宽度以及图案之间的最小距离都保持在至少5微米并小于10微米的范围内。这样能够安装倒装片(flip-chip)发光元件等。优选至少10微米并小于50微米的范围。特别是,在第一和第二导电区域21,22中的图案之间优选更小的距离,只要能避开不利的连接即可。这样做的原因是当更大面积被金属化时,可以改善反射效率。小于5微米,会倾向于形成不利的连接。
电极层1b和1f安置在半导体发光元件1的主表面1a上,并且与第一和第二导电区域21,22连接。该主表面的面积至少为1mm2
基材2是电绝缘的,并且由导热性良好的材料形成。该材料可以根据使用环境选择。例如,该材料可以是主要组分为氮化铝(AlN)、氮化硅(Si3N4)、氧化铝(Al2O3)、氮化硼(BN)、碳化硅(SiC)等的陶瓷。作为备选地,可以使用主要组分为电绝缘硅(Si)的材料或复合材料,或者上述材料的组合。
基材2作为消散热的散热器。因此,优选更高的导热性,并且优选导热速率为至少140W/m·K,更优选导热速率为170W/m·K。如果周期表III-V族化合物的半导体发光元件或II-VI族化合物的半导体发光元件用于半导体发光元件1,则为了匹配该发光元件的热膨胀系数,优选热膨胀系数(线性膨胀率)为至少3.0×10-6/K并不超过10×10-6/K。
Au膜3a,、3b、3形成于元件安装表面2a上。Au膜3用于改善结合层9和基材2之间的结合。为此,Au膜3是由可改善结合层9与基材2之间结合的材料形成的。使用Au膜3是因为在本实施方案中氮化铝陶瓷用于基材2,而Au-Ge用于结合层9。如果改变用于结合层的材料,则能够形成作为层的Au膜3、3a、3b,这些层具有作为主要组分的铝或作为主要组分的银。Au膜3、3a、3b通过电镀、气相沉积等形成。也能够在Au膜3、3a、3b和元件安装表面2a之间插入中间层,以改善结合,例如插入钛层或铂层。
安置在元件安装表面2a和Au膜3、3a、3b之间的中间层实例包括Ni、Ni-Cr、Ni-P、Ni-B,和NiCo。这些中间层能够通过电镀、气相沉积等形成。如果使用气相沉积,则能够使用诸如Ti,V,Cr,Ni,NiCr合金,Zr,Nb,Ta之类的材料。这些电镀层和/或气相沉积层也能够叠加。中间层厚度优选为至少0.01mm并不超过5mm,更优选至少0.1mm并不超过1mm。
在本实施例中,在基材2和Au膜3、3a、3b之间也能够形成中间层,例如由Ti/Pt分层膜形成的中间层。在该叠加膜中含有Ti的膜用作改善与基材2结合的结合层,并且形成该膜以使得其与基材2的上表面接触。用于结合层的材料并不是必需为钛,而是能够为例如钒(V)、铬(Cr)、镍-铬合金(NiCr)、锆(Zr)、铌(Nb)、钽(Ta)或它们的化合物。
而且,在Ti/Pt层叠膜中的铂(Pt)膜是扩散阻挡层,并且形成于Ti膜的上表面上。该材料并不是必需为铂(Pt),而是能够为钯(Pd)、镍-铬合金(NiCr)、镍(Ni)、钼(Mo)、铜(Cu)等。
上述的Ti/Pt层叠膜和Au膜共同地称作金属化膜。该金属化膜能够使用上述传统的膜形成方法形成。例如,能够使用气相沉积、溅射或电镀。Ti/Pt层叠膜和Au膜的图案化能够使用金属掩膜、干蚀刻、化学蚀刻或涉及光刻法的脱除(lift-off)进行。当形成限制为小于100微米或小于50微米的精细图案时,这些方法都适合。
在Ti/Pt层叠膜中的钛(Ti)膜厚度优选为至少0.01mm并且不超过1.0mm,而铂(Pt)膜厚度优选为至少0.01mm并且不超过1.5mm。
基材2的厚度,即从底表面2b到元件安装表面2a的距离H能够根据半导体元件1的尺寸设定,但是作为举例,该距离H能够设定为至少0.3mm并不超过10mm。
安置半导体发光元件1,以使其与Au膜3a、3b接触。半导体发光元件1能够由II-VI族化合物的半导体发光元件或III-V族化合物的半导体发光元件形成。在此处的II族元素包括锌(Zn)和镉(Cd)。III族元素包括硼(B)、铝(Al)、镓(Ga)和铟(In)。V族元素包括氮(N)、磷(P),、砷(As),和锑(Sb)。VI族元素包括氧(O)、硫(S)、硒(Se)和碲(Te)。半导体发光元件1能够以GaAs-基、InP-基、GaN-基等的化合物半导体形成。
通孔2h、2i以在基材上的通路孔形成。用于填充该通孔2h、2i的导体形成第一和第二导电区域21、22。用于导体(经过填充)的主要组分优选具有锆熔点的金属,尤其是钨(W)或钼(Mo)。该导体也可以还包括过渡金属如钛(Ti)或玻璃组分或者基材材料(如氮化铝(AlN))。而且,如果通孔2h、2i的内表面通过电镀等被金属化,则通孔2h、2i并不需要用导体填充。
元件安装表面2a的表面粗糙度优选不超过1微米Ra,更优选不超过0.1微米Ra。平坦度优选不超过5微米,更优选1微米。如果Ra超过1微米或者平坦度超过5微米,则在结合过程中,半导体发光元件1与基材2之间倾向于形成缝隙,从而导致半导体发光元件的冷却减小。表面粗糙度Ra和平坦度根据JIS标准(分别是JIS B0601和JIS B0621)确定。
上述化合物半导体是本发明半导体发光元件1的材料实例,但是这些层或块状物也能够层叠在诸如蓝宝石基材之类的基材上。发光部分既可以在上表面也可以在底表面。在本实施方案中,发光层1c安置在基材侧。因为属于产热部分的发光层1c更靠近基材安置,因此能够改善半导体元件的散热。
由氧化硅膜(SiO2)形成的金属化层,如电极层和绝缘层能够在安置于基材2上的半导体发光元件1表面上形成。用作电极层的金(Au)厚度优选为至少0.1微米并且不超过10微米。
半导体发光元件1包括:由蓝宝石等形成的基本元件;与基本单元1e接触的半导体层1d;与半导体层1d部分接触的发光层1c;与发光层1c接触的半导体层1g;以及与半导体层1g接触的电极层1b;以及与半导体层1d接触的电极层1f。
半导体发光元件1的结构并不是限制于图1A所示的情况。例如,也能够具有图1B所示的结构,在该结构中,电极层1f、半导体层1d、发光层1c、半导体层1g和电极层1b层叠在一起。在这种情况下,电极存在于半导体发光元件1的前面和后面这两面上,而电极层1b通过Au结合线71与Au膜3b连接。在图1B中,只有第一导电区域直接与半导体发光元件1结合。
如图3A所示,在形成主表面1a的边中,第一边11是长边,而第二边12是短边。但是,也能够为第一边11为短边,而第二边12为长边。在本实施例中,半导体发光元件的主表面是矩形的,因此长边等于沿着长边方向的长度L。第一边11约垂直于其中发光层1c延伸的方向延伸。第二边12约平行于发光层1c延伸。而且,第一边11和第二边12可以大约为相同长度。如果第一边11和第二边12大约一样长,则第一边11作为长边。此外,如果主表面1a不是矩形,例如,如果拐角是圆的,则在主表面1a近似为矩形的基础上限定长边。而且,当这种情况应用到本发明的其它实施方案时,如果主表面是如本实施例中那样的矩形,则相反表面通常约略为相同形状,但是这不需要这种情况。而且,如图3B中主表面形状的实施例中所示,该主表面可以是非矩形的。沿着本发明半导体元件主表面的长边方向的长度由投影在垂直于主表面方向上的图像轮廓测量。图3B1~3B5是其一些实例,所表示的长度L为沿着长边方向的长度。例如,如果该形状为圆形或正方形,则该长度分别是直径或所述边中之一。如果形状为椭圆形,则使用主轴的长度。
在本实施例中,半导体发光元件1的长边长度L相等于第一边11的长度。该长度和从底表面2b到元件安装表面2a的距离H之间的比值H/L优选为至少0.3。该比值H/L更优选为至少4.5并且不超过1.5。该比值H/L还更优选为至少0.5并且不大于1.25。
反射构件6围绕着半导体发光元件1安置。使用导热系数接近于形成基材2的氮化铝的材料。例如,反射构件能够具有至少3×10-6/K并且不大于7×10-6/K的热膨胀系数。反射构件6优选具有至少4×10-6/K并且不大于6×10-6/K的热膨胀系数。此外,根据加工的容易性,优选使用金属或合金或金属复合材料。更具体而言,反射构件6由Ni-Co-Fe合金形成,该合金主要组分为29质量%比的Ni、18质量%比的Co以及53质量%比的Fe。
反射表面6a是安置在反射构件6上的锥形、倾斜的表面。反射表面6a相对于元件安装表面2a形成角度,该角度优选为30~70度,更优选为40~60度。由Ni/Au形成的镀层7安装在反射构件6上。当Au基焊剂(Au-Ge)用于结合层9时,使用该电镀层,并用于增加结合层9和反射构件6之间的结合强度。电镀层7也可以沿着反射构件6的整个周边安置。
形成金属层13,以覆盖反射构件6的表面。该金属层13通过电镀或气相沉积形成,并用于放出由半导体发光元件1发射的光。
反射表面6a限定了内部空间6b,而内部空间6b形成锥体状。图2所示的圆锥体形状只是举例。然而,内部空间6b也能够形成斜的锥体状,比如四面锥体或三角形锥体。而且,反射表面6a能够形成弯曲表面,如抛物线表面。
接着,描述用于制备图1~图3所示的半导体装置100的方法。图4是解释用于制备图1所示的半导体装置的方法的流程图。图5~图12是为了描述用于制备图3所示半导体装置的方法的图。
参照图4~图5,首先制备基材(步骤201)。因为这种基材2的长度和宽度都非常小,约几个毫米,因此,制备出具有约50mm长度和宽度的基材基底,并且在该基材基底材料上形成通孔2h,2i。在通孔2h,2i上形成第一和第二导电区域21,22。然后,该基材基底精确切割成预定尺寸。在本方法中的基材基底尺寸能够为例如宽50mm、长50mm、厚0.3mm。用标准方法制备作为基材材料的烧结氮化铝。例如,可以在结合(步骤206)或其它步骤之后将基材基底切割并分离出预定尺寸。
接着,来自第二步的基材的表面进行打磨(步骤202)。已打磨基材表面的表面粗糙度优选为不大于1.0微米的Ra,更优选为不超过0.1微米的Ra。打磨可以使用标准方法如使用磨床、喷砂处理、砂纸或使用打磨颗粒的其它方法进行。
如图4、图6和图7所示,使用电镀或气相沉积在基材2的元件安装表面2a和底表面2b上形成Au膜(步骤203)。更具体而言,在本实施方案的情况下,例如,Ti/Pt首先气化作为背衬层,然后Au膜气化到背衬层上。气相沉积法可以例如包括照相平版印刷术,其中抗蚀剂膜形成于膜在其上形成的区域之外的基材部分上,同时在抗蚀剂膜和基材上形成层。首先,用作结合层的Ti膜气化,然后是Pt膜气化用作扩散阻挡层,最后是电极层Au膜气化作为最外层。然后,进行抗蚀剂剥离(lift-off)。更具体而言,使用抗蚀剂去除流体,将上述步骤中形成的抗蚀剂膜与来自结合层、扩散阻挡层和电极层的膜一起除去。结果,如图6和图7所示,Au膜3,3a,3b,3c,3d以预定图案形成于基材上。Au膜3a,3b形成于基材中心部分,而Au膜3围绕着Au膜3a,3b形成。通过使用如上所述的方法如照相平版印刷术形成金属膜,能够形成图案尺寸为不大于100微米的图案,也能够形成尺寸不大于50微米的图案。尺寸指的是图案之间的最小距离、图案宽度等。因而,能够安装需要高精确尺寸的外围元件如倒装式半导体发光元件。
如图4和图8所示,制备反射构件6。如上所述,反射构件6由热膨胀系数接近于氮化铝热膨胀系数的材料形成,例如由Ni-Co-Fe形成的热膨胀系数低的合金。
如图4和图9所示,反射表面6a通过加工反射构件6形成(步骤204)。反射表面6a向外张开,与反射构件6的最宽表面形成一角度(例如,45°)。
如图4和图10所示,在反射构件6上形成电镀层7(步骤205)。该电镀层7为Ni/Au迭加。沿着反射构件6的整个周边形成电镀层7都是可以接受的。
如图4和图11所示,连接反射构件6和基材2(步骤206)。结合层9能够是焊剂、密封/涂敷玻璃、耐热性粘合剂等,并且在不超过金属化图案的温度容忍性的温度下连接反射构件和基材。焊剂的实例为Au-Ge焊剂。由于结合强度和其无铅含量而优选使用焊剂。耐热性粘合剂的实例包括无机粘合剂和树脂粘合剂。焊剂的实例为Ag-基焊剂。无机粘合剂的实例包括玻璃和陶瓷粘合剂。树脂粘合剂的实例包括聚酰亚胺树脂、聚酰胺-酰亚胺树脂、环氧树脂、丙烯酸环氧树脂和液晶聚合物树脂。
如图4和图12所示,例如通过电镀或气相沉积形成金属层13(步骤207)。金属层13用于放出由半导体发光元件发射出的光,优选最外层由主要组分为高反射率材料如Ag、Al或含有这两种元素的金属形成。如果反射构件6自身的反射率高,则金属层13可以不使用。而且,在某些情况下,为了改善与半导体元件结合的可靠性,在安装有元件的Au膜3a、3b上可以不使用金属层13。
如图4和图1所示,安装半导体发光元件(步骤208)。在这种情况下使用倒装连接进行安装,使发光层1c朝向基材2安置。因此,发光层1c产生的热立即转移到基材2上,从而形成良好的散热。在连接中使用的元件实例包括Sn-基焊剂,如Sn,Au-Sn,Ag-Sn和Pb-Sn焊剂,以及由Au或这些焊剂中的任一种形成的接块(bump)。
在如上所述本发明发光元件安装用元件200以及使用该构件的半导体装置100中,反射构件6含有金属。因此,金属层13可以直接在反射构件6的表面上形成。而且,如果反射构件6以图9所示的步骤进行加工,则加工易于进行,从而降低了生产成本。
(第二实施方案)
图13是根据本发明第二实施方案的发光元件安装用构件以及使用该构件的半导体装置的横截面图。如图13所示,在根据本发明第二实施方案的发光元件安装用构件200中,在元件安装表面2a上形成金属膜4,4a,4b,并且该金属膜4,4a,4b由Ag或Al形成。在这种情况下,如图13所示,能够具有只形成于反射构件6上的金属层13。
在这种情况下,可以提供与根据第一实施方案的发光元件安装用构件200和半导体装置100相同的优点。
工作实施例
使用工作实施例详细研究用于结合基材2与反射构件6的结合层9的性质。参考图1,插入结合层9,使反射构件6连接到基材2的元件安装表面2a上,所述基材2由氮化铝形成。反射构件6是Ni-Co-Fe合金,其中Ni比例为29质量%,Co比例为18质量%,而Fe比例为53质量%。而且,反射构件6的尺寸设定为5mm×5mm×1mm(高×宽×厚)。对于结合层9,使用表1中的样品1~样品8。
表1
  样品编号   用于结合层9的材料   结合温度  耐热性1  耐热性2   强度   电极金属化的图案劣化(Au膜3)   备注
  1   焊剂   Au-Ge 12%   360℃   ○   ○   ○   ○   ◎
  2   Ag-Cu 28%   780℃   ○   ○   ○   ×   结合后Au立即褪色;膜厚度减小
  3   Au-Sn 20%   280℃   ×   ×   ○   ○   安装时,结合层再次熔融
  4   玻璃   PbO-B2O3   450℃   ○   ○   ○   ○
  5   不含Pb   650℃   ○   ○   ○   ○
  6   粘合剂   环氧树脂   130℃   ○   ×   ○   ○
  7   无机   140℃   ○   ○   ×   ○   粘合剂层由于冲击而破坏
  8   环氧+无机   150℃   ○   ×   ○   ○
表1中,在“用于结合层9的材料”栏的组分含量百分比指的是质量百分比。这些结合层9在表1中的“结合温度”熔融,使基材2和反射构件6结合。
以这种方式获得的样品进行了强度、耐热性和电极金属化图案劣化的研究。对于强度,测定结合后冷却到室温(25℃)时的强度(初始强度)。测定是通过将负荷从图1箭头51所示的方向施用到反射构件6上,并且测定当反射构件6从基材2上分离时的压力进行的。基于这些结果,至少为10MPa的初始强度确定为良好,因此在“强度”栏填入圆圈。填入的“×”表示样品的初始强度小于10MPa。
为了评价耐热性,结合层在300℃气氛中停留1分钟,以及在相同温度停留24小时。其中结合层9没有再熔融或软化并且其结合强度降低小于10%的样品(根据图1所示方法测定)评价为良好,并且在“耐热性”栏中填入圆圈。在300℃停留1分钟的结果在“耐热性1”栏中,而在相同样品温度停留24小时的结果在“耐热性2”栏中。对于结合强度降低10%或更多的样品,在“耐热性”栏中填入“×”。结合强度降低使用式((A1-A2)/A1)计算,其中A1为初始强度,而A2为在300℃加热后在室温的强度。
在本说明书中,“至少300℃的结合温度”指的是即使结合层在300℃气氛中保持1分钟之后,该结合层也不再熔融或软化,并且根据图1所示的方法测定时,该结合层的结合强度降低小于10%。结合强度的降低利用式((A1-A2)/A1)计算,其中A1为初始强度(结合层在300℃保持之前的结合强度),而A2为在300℃气氛中保持1分钟之后在室温的强度。
电极金属化图案(Au膜3,3a,3b)的劣化也进行测定。更具体而言,在发光元件安装用构件200在300℃气氛中保持24小时之后,对电极金属化图案进行肉眼检测和厚度测量。Au膜3,3a,3b没有发生诸如褪色之类劣化的样品用圆圈表示。如果Au膜3,3a,3b存在劣化或如果Au膜3,3a,3b的厚度降低,则用“×”表示。
如表1所示,样品1,4,5,6,7,8获得了良好的结果。样品1,4,5具有特别优良的结果。
所描述实施方案的所有方面都表示实施例,并不是限制性的。本发明的范围不是由上述说明书表示,而是由本发明的权利要求表示,并且本发明涵盖在权利要求范围之内以及在等价于这些权利要求的范围之内的所有改进。
工业实用性
利用本发明,可易于加工并且具有优异的散热性质的发光元件安装用构件以及使用该构件的半导体装置。

Claims (7)

1.一种发光元件安装用构件,所述构件包括:
基材,其包括安装半导体发光元件的元件安装表面以及安置在所述元件安装表面上并与所述半导体发光元件连接的第一和第二导电区域;
反射构件,其包括限定用于容纳所述半导体发光元件的内部空间的反射表面并且含有安置在所述元件安装表面上的金属;以及
安置在所述反射表面上的金属层;
其中所述反射表面相对于所述元件安装表面是倾斜的,以便所述内部空间的直径离所述元件安装表面越远越大。
2.如权利要求1所述的发光元件安装用构件,其还包括结合所述元件安装表面和所述反射构件的结合层,其中:
所述结合层的耐热性温度为至少300℃;以及
所述结合层在不超过700℃的温度下熔融,并结合所述元件安装表面和所述反射构件。
3.如权利要求1或2所述的发光元件安装用表面,其中:
所述基材是绝缘的;
第一和第二通孔形成于所述基材上;
所述第一导电区域形成于所述第一通孔处;以及
所述第二导电区域形成于所述第二通孔处。
4.如权利要求1~3所述的半导体装置,其中所述第一和/或所述第二导电区域的金属膜图案的最小形成尺寸为至少5微米并且小于100微米。
5.一种半导体装置,其包括:
权利要求1~权利要求4中任何一项所述的发光元件安装用构件;和
安装在所述元件安装表面上的半导体发光元件;
其中:
所述半导体发光元件包括面向所述元件安装表面的主表面,而所述基材包括其位置与所述元件安装表面相反的底表面;以及
从所述底表面到所述元件安装表面的距离H与沿所述半导体发光元件的所述主表面长边方向的距离L之间的比值H/L为至少0.3。
6.如权利要求5所述的半导体装置,其中在所述半导体发光元件的所述主表面侧安置有电极,并且所述电极与所述第一和/或所述第二导电区域电连接。
7.如权利要求5或6所述的半导体装置,其中所述主表面具有至少1mm2的面积。
CNB2004800074264A 2003-03-18 2004-03-15 发光元件安装用构件以及使用该构件的半导体装置 Expired - Fee Related CN100459188C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP074036/2003 2003-03-18
JP2003074036 2003-03-18

Publications (2)

Publication Number Publication Date
CN1833322A true CN1833322A (zh) 2006-09-13
CN100459188C CN100459188C (zh) 2009-02-04

Family

ID=33027803

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004800074264A Expired - Fee Related CN100459188C (zh) 2003-03-18 2004-03-15 发光元件安装用构件以及使用该构件的半导体装置

Country Status (7)

Country Link
US (1) US7518155B2 (zh)
EP (1) EP1605524B1 (zh)
JP (1) JP3918858B2 (zh)
KR (1) KR101045507B1 (zh)
CN (1) CN100459188C (zh)
DE (1) DE602004027890D1 (zh)
WO (1) WO2004084319A1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101252164B (zh) * 2007-02-22 2010-10-13 夏普株式会社 表面安装型发光二极管及其制造方法
CN101958315A (zh) * 2009-07-13 2011-01-26 敦网光电股份有限公司 发光装置、显示器及其制造方法
US8378378B2 (en) 2009-10-15 2013-02-19 Advanced Optoelectronic Technology, Inc. Light emitting diode package and method of fabricating the same
CN103165793A (zh) * 2011-12-15 2013-06-19 新世纪光电股份有限公司 反射元件以及发光二极管封装装置
US8487336B2 (en) 2008-09-01 2013-07-16 Lg Innotek Co., Ltd. Light emitting device package
CN103441210A (zh) * 2013-06-08 2013-12-11 何忠亮 一种led封装结构和led封装方法
CN109643748A (zh) * 2016-09-01 2019-04-16 日机装株式会社 光半导体装置及光半导体装置的制造方法

Families Citing this family (90)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7919787B2 (en) 2003-06-27 2011-04-05 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. Semiconductor device with a light emitting semiconductor die
DE102004014207A1 (de) * 2004-03-23 2005-10-13 Osram Opto Semiconductors Gmbh Optoelektronisches Bauteil mit mehrteiligem Gehäusekörper
JP4228303B2 (ja) * 2004-04-12 2009-02-25 住友電気工業株式会社 半導体発光素子搭載部材と、それを用いた半導体発光装置
WO2006038543A2 (ja) 2004-10-04 2006-04-13 Toshiba Kk 発光装置及びそれを用いた照明器具または液晶表示装置
US7868345B2 (en) 2004-10-27 2011-01-11 Kyocera Corporation Light emitting device mounting substrate, light emitting device housing package, light emitting apparatus, and illuminating apparatus
JP2006156747A (ja) * 2004-11-30 2006-06-15 Ngk Spark Plug Co Ltd 配線基板
KR100867515B1 (ko) * 2004-12-06 2008-11-07 삼성전기주식회사 발광소자 패키지
JP4831958B2 (ja) * 2004-12-06 2011-12-07 スタンレー電気株式会社 表面実装型led
US20070145386A1 (en) * 2004-12-08 2007-06-28 Samsung Electro-Mechanics Co., Ltd. Semiconductor light emitting device and method of manufacturing the same
KR100624449B1 (ko) * 2004-12-08 2006-09-18 삼성전기주식회사 요철 구조를 포함하는 발광 소자 및 그 제조 방법
TWI239670B (en) * 2004-12-29 2005-09-11 Ind Tech Res Inst Package structure of light emitting diode and its manufacture method
KR100587016B1 (ko) * 2004-12-30 2006-06-08 삼성전기주식회사 식각 정지막을 갖는 발광다이오드 패키지 및 그 제조 방법
JP2006197278A (ja) * 2005-01-14 2006-07-27 Seiko Instruments Inc 表面実装型圧電振動子、発振器、及び電子機器
US7655997B2 (en) * 2005-01-26 2010-02-02 Harvatek Corporation Wafer level electro-optical semiconductor manufacture fabrication mechanism and a method for the same
CN101147270B (zh) * 2005-03-24 2010-05-26 京瓷株式会社 发光装置
DE602005018464D1 (de) * 2005-06-06 2010-02-04 Ching-Fu Tsou Verfahren zur Verpackung einer matrixartigen modularisierten LED-Struktur
JP5073179B2 (ja) * 2005-06-09 2012-11-14 株式会社住友金属エレクトロデバイス 発光素子収納用窒化アルミニウム焼結体
JP4761848B2 (ja) * 2005-06-22 2011-08-31 株式会社東芝 半導体発光装置
JP4668722B2 (ja) * 2005-08-02 2011-04-13 日立協和エンジニアリング株式会社 サブマウント及びその製造方法
EP1911389A4 (en) * 2005-08-05 2009-12-16 Olympus Medical Systems Corp LIGHT EMITTING UNIT
CN101248533B (zh) * 2005-08-23 2010-06-02 株式会社东芝 发光器件及使用该发光器件的背光源和液晶显示装置
DE102005059524A1 (de) 2005-09-30 2007-04-05 Osram Opto Semiconductors Gmbh Gehäuse für ein elektromagnetische Strahlung emittierendes optoelektronisches Bauelement, Bauelement und Verfahren zum Herstellen eines Gehäuses oder eines Bauelements
KR101241650B1 (ko) 2005-10-19 2013-03-08 엘지이노텍 주식회사 엘이디 패키지
US7719099B2 (en) * 2005-10-21 2010-05-18 Advanced Optoelectronic Technology Inc. Package structure for solid-state lighting devices and method of fabricating the same
JP4238864B2 (ja) * 2005-11-02 2009-03-18 ソニー株式会社 半導体装置および半導体装置の製造方法
WO2007060966A1 (ja) * 2005-11-24 2007-05-31 Sanyo Electric Co., Ltd. 電子部品実装基板及び該基板の製造方法
KR101231420B1 (ko) * 2006-01-04 2013-02-07 엘지이노텍 주식회사 발광 다이오드 장치
US7928462B2 (en) * 2006-02-16 2011-04-19 Lg Electronics Inc. Light emitting device having vertical structure, package thereof and method for manufacturing the same
JP5110804B2 (ja) * 2006-03-24 2012-12-26 日本エレクトロプレイテイング・エンジニヤース株式会社 Ledの製造方法
JP4981342B2 (ja) * 2006-04-04 2012-07-18 日立協和エンジニアリング株式会社 サブマウントおよびその製造方法
EP1848042A1 (en) * 2006-04-21 2007-10-24 LEXEDIS Lighting GmbH LED package with submount
JP2007294587A (ja) * 2006-04-24 2007-11-08 Ngk Spark Plug Co Ltd 発光素子収納用パッケージ
CN101432899B (zh) * 2006-04-28 2014-05-28 岛根县 半导体发光组件及其制造方法、半导体发光装置
JP4854738B2 (ja) * 2006-06-15 2012-01-18 三洋電機株式会社 電子部品
KR100759016B1 (ko) * 2006-06-30 2007-09-17 서울반도체 주식회사 발광 다이오드
JP2008016565A (ja) * 2006-07-04 2008-01-24 Shinko Electric Ind Co Ltd 発光素子収容体及びその製造方法、及び発光装置
KR100854328B1 (ko) * 2006-07-07 2008-08-28 엘지전자 주식회사 발광 소자 패키지 및 그 제조방법
KR100772649B1 (ko) * 2006-07-21 2007-11-02 (주) 아모센스 반도체 패키지의 제조방법 및 그 제조방법에 의해 제조된반도체 패키지
JP2008041811A (ja) * 2006-08-03 2008-02-21 Ngk Spark Plug Co Ltd 配線基板および多数個取り配線基板ならびにその製造方法
JP4846505B2 (ja) * 2006-10-10 2011-12-28 株式会社フジクラ 発光装置およびその製造方法
JP4963950B2 (ja) * 2006-12-12 2012-06-27 スタンレー電気株式会社 半導体発光装置およびその製造方法
JP4836769B2 (ja) * 2006-12-18 2011-12-14 スタンレー電気株式会社 半導体発光装置およびその製造方法
JP2008166440A (ja) * 2006-12-27 2008-07-17 Spansion Llc 半導体装置
US7732234B2 (en) 2007-02-15 2010-06-08 Hymite A/S Fabrication process for package with light emitting device on a sub-mount
KR100802393B1 (ko) * 2007-02-15 2008-02-13 삼성전기주식회사 패키지 기판 및 그 제조방법
US8436371B2 (en) * 2007-05-24 2013-05-07 Cree, Inc. Microscale optoelectronic device packages
JP5075493B2 (ja) * 2007-06-13 2012-11-21 株式会社住友金属エレクトロデバイス 発光素子収納用パッケージ及びその製造方法及びそれを用いた発光装置
JP2009033088A (ja) * 2007-06-29 2009-02-12 Sharp Corp 半導体発光装置、その製造方法およびそれを用いたled照明装置
US20090032829A1 (en) * 2007-07-30 2009-02-05 Tong Fatt Chew LED Light Source with Increased Thermal Conductivity
JP2009049408A (ja) * 2007-08-14 2009-03-05 Avago Technologies Ecbu Ip (Singapore) Pte Ltd 発光半導体ダイを有する半導体デバイス
US8212271B2 (en) * 2007-10-11 2012-07-03 Hitachi Chemical Co., Ltd. Substrate for mounting an optical semiconductor element, manufacturing method thereof, an optical semiconductor device, and manufacturing method thereof
KR100934171B1 (ko) * 2007-10-31 2009-12-29 주식회사 케이아이자이맥스 방열 구조체 및 이의 제조 방법
TWI408829B (zh) * 2007-11-08 2013-09-11 Chipbond Technology Corp 發光二極體次黏著基板封裝方法及其封裝構造
US20090152568A1 (en) * 2007-12-14 2009-06-18 International Semiconductor Technology Ltd. Method for packaging submount adhering light emitting diode and package structure thereof
JP2009158759A (ja) * 2007-12-27 2009-07-16 Internatl Semiconductor Technology Ltd Ledの実装方法及びそのパッケージ
JP5064278B2 (ja) * 2008-03-25 2012-10-31 日東電工株式会社 光半導体素子封止用樹脂シートおよび光半導体装置
CN101740678A (zh) * 2008-11-10 2010-06-16 富士迈半导体精密工业(上海)有限公司 固态发光元件及光源模组
KR101064026B1 (ko) * 2009-02-17 2011-09-08 엘지이노텍 주식회사 발광 디바이스 패키지 및 그 제조방법
KR101035335B1 (ko) * 2009-03-24 2011-05-23 김강 발광다이오드 패키지
WO2011043441A1 (ja) * 2009-10-07 2011-04-14 京セラ株式会社 発光装置
KR101056903B1 (ko) * 2009-12-17 2011-08-12 주식회사 두산 발광소자 패키지용 기판 및 이를 이용한 발광소자 패키지
CN102130269B (zh) * 2010-01-19 2013-03-27 富士迈半导体精密工业(上海)有限公司 固态发光元件及光源模组
TW201126765A (en) * 2010-01-29 2011-08-01 Advanced Optoelectronic Tech Package structure of compound semiconductor and manufacturing method thereof
JP5640632B2 (ja) 2010-03-12 2014-12-17 旭硝子株式会社 発光装置
KR101277201B1 (ko) * 2010-04-23 2013-06-20 주식회사 코스텍시스 기판 유닛 및 이를 이용한 발광 다이오드 패키지
KR101028329B1 (ko) * 2010-04-28 2011-04-12 엘지이노텍 주식회사 발광 소자 패키지 및 그 제조방법
DE102010045403A1 (de) 2010-09-15 2012-03-15 Osram Opto Semiconductors Gmbh Optoelektronisches Bauelement
WO2012036132A1 (ja) * 2010-09-17 2012-03-22 旭硝子株式会社 発光素子搭載用基板および発光装置
CN102683538B (zh) * 2011-03-06 2016-06-08 维亚甘有限公司 发光二极管封装和制造方法
US8901578B2 (en) 2011-05-10 2014-12-02 Rohm Co., Ltd. LED module having LED chips as light source
KR101294488B1 (ko) * 2011-11-14 2013-08-07 엘지이노텍 주식회사 발광장치
CN108565329A (zh) * 2011-11-17 2018-09-21 株式会社流明斯 发光元件封装体以及包括该发光元件封装体的背光单元
KR20130096094A (ko) 2012-02-21 2013-08-29 엘지이노텍 주식회사 발광소자 패키지, 발광 소자 패키지 제조방법 및 이를 구비한 조명 시스템
JP6293995B2 (ja) * 2012-03-23 2018-03-14 新光電気工業株式会社 発光素子搭載用パッケージ及びその製造方法、並びに発光素子パッケージ
US9735198B2 (en) 2012-03-30 2017-08-15 Cree, Inc. Substrate based light emitter devices, components, and related methods
KR101292197B1 (ko) * 2012-04-10 2013-08-01 대덕전자 주식회사 발광다이오드 실장 회로기판에 반사판을 제조하는 방법
KR20140041243A (ko) * 2012-09-27 2014-04-04 삼성전자주식회사 발광소자 패키지 및 패키지 기판
US20140367816A1 (en) * 2013-06-12 2014-12-18 Avago Technologies General Ip (Singapore) Pte.Ltd. Photodetector device having light-collecting optical microstructure
CN105393374B (zh) * 2013-07-19 2019-05-28 亮锐控股有限公司 具有光学元件并且没有衬底载体的pc led
JP6244130B2 (ja) 2013-07-26 2017-12-06 新光電気工業株式会社 発光素子搭載用パッケージ及び発光素子パッケージ
KR102122361B1 (ko) * 2013-12-27 2020-06-15 삼성전자주식회사 플립칩 엘이디 패키지 기판 및 플립칩 엘이디 패키지 구조
WO2016136733A1 (ja) * 2015-02-25 2016-09-01 京セラ株式会社 発光素子搭載用パッケージ、発光装置および発光モジュール
DE102015103840A1 (de) * 2015-03-16 2016-09-22 Osram Opto Semiconductors Gmbh Elektromagnetische Strahlung emittierende Baugruppe
DE102015208704A1 (de) * 2015-05-11 2016-11-17 Osram Opto Semiconductors Gmbh Optoelektronisches Bauteil
CN105790071A (zh) * 2016-03-22 2016-07-20 西安炬光科技股份有限公司 一种高功率半导体激光器及其制备方法
JP7408266B2 (ja) * 2017-06-14 2024-01-05 日亜化学工業株式会社 光源装置
US10672957B2 (en) * 2017-07-19 2020-06-02 Cree, Inc. LED apparatuses and methods for high lumen output density
JP6970336B2 (ja) * 2017-08-04 2021-11-24 日亜化学工業株式会社 光源装置
JP7007560B2 (ja) * 2017-09-28 2022-01-24 日亜化学工業株式会社 光源装置
EP3736839A1 (en) * 2019-05-06 2020-11-11 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Component carrier comprising embedded magnet stack

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60179190A (ja) 1984-02-27 1985-09-13 Ebara Infilco Co Ltd 脱リン装置
JPH0388422U (zh) * 1989-12-20 1991-09-10
US5760479A (en) * 1996-02-29 1998-06-02 Texas Instruments Incorporated Flip-chip die attachment for a high temperature die to substrate bond
JPH11345999A (ja) 1998-06-01 1999-12-14 Matsushita Electron Corp 光電変換装置
JP2000269551A (ja) * 1999-03-18 2000-09-29 Rohm Co Ltd チップ型発光装置
JP2001015815A (ja) 1999-04-28 2001-01-19 Sanken Electric Co Ltd 半導体発光装置
AU782000B2 (en) * 1999-07-02 2005-06-23 President And Fellows Of Harvard College Nanoscopic wire-based devices, arrays, and methods of their manufacture
JP4125848B2 (ja) * 1999-12-17 2008-07-30 ローム株式会社 ケース付チップ型発光装置
JP4337237B2 (ja) 2000-05-30 2009-09-30 パナソニック電工株式会社 半導体リレー
US6552368B2 (en) * 2000-09-29 2003-04-22 Omron Corporation Light emission device
JP4737842B2 (ja) 2001-01-30 2011-08-03 京セラ株式会社 発光素子収納用パッケージの製造方法
DE10105802A1 (de) 2001-02-07 2002-08-08 Patent Treuhand Ges Fuer Elektrische Gluehlampen Mbh Reflektorbehaftetes Halbleiterbauelement
WO2002089219A1 (fr) 2001-04-17 2002-11-07 Nichia Corporation Appareil electroluminescent
JP3991624B2 (ja) * 2001-06-26 2007-10-17 日亜化学工業株式会社 表面実装型発光装置及びその製造方法
JP2003046137A (ja) 2001-07-27 2003-02-14 Matsushita Electric Ind Co Ltd 半導体発光装置
KR100439402B1 (ko) * 2001-12-24 2004-07-09 삼성전기주식회사 발광다이오드 패키지
JP2003017755A (ja) 2002-06-13 2003-01-17 Nichia Chem Ind Ltd 発光装置
US7078737B2 (en) * 2002-09-02 2006-07-18 Matsushita Electric Industrial Co., Ltd. Light-emitting device
JP2004134699A (ja) * 2002-10-15 2004-04-30 Toyoda Gosei Co Ltd 発光装置
US20040183081A1 (en) * 2003-03-20 2004-09-23 Alexander Shishov Light emitting diode package with self dosing feature and methods of forming same
KR20040092512A (ko) * 2003-04-24 2004-11-04 (주)그래픽테크노재팬 방열 기능을 갖는 반사판이 구비된 반도체 발광장치
US7157744B2 (en) * 2003-10-29 2007-01-02 M/A-Com, Inc. Surface mount package for a high power light emitting diode

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101252164B (zh) * 2007-02-22 2010-10-13 夏普株式会社 表面安装型发光二极管及其制造方法
US8487336B2 (en) 2008-09-01 2013-07-16 Lg Innotek Co., Ltd. Light emitting device package
CN101958315A (zh) * 2009-07-13 2011-01-26 敦网光电股份有限公司 发光装置、显示器及其制造方法
US8110839B2 (en) 2009-07-13 2012-02-07 Luxingtek, Ltd. Lighting device, display, and method for manufacturing the same
CN101958315B (zh) * 2009-07-13 2013-05-01 敦网光电股份有限公司 发光装置、显示器及其制造方法
US8378378B2 (en) 2009-10-15 2013-02-19 Advanced Optoelectronic Technology, Inc. Light emitting diode package and method of fabricating the same
CN103165793A (zh) * 2011-12-15 2013-06-19 新世纪光电股份有限公司 反射元件以及发光二极管封装装置
CN103441210A (zh) * 2013-06-08 2013-12-11 何忠亮 一种led封装结构和led封装方法
CN103441210B (zh) * 2013-06-08 2017-07-28 深圳市环基实业有限公司 一种led封装结构和led封装方法
CN109643748A (zh) * 2016-09-01 2019-04-16 日机装株式会社 光半导体装置及光半导体装置的制造方法

Also Published As

Publication number Publication date
JP3918858B2 (ja) 2007-05-23
DE602004027890D1 (de) 2010-08-12
EP1605524B1 (en) 2010-06-30
KR20050116377A (ko) 2005-12-12
JPWO2004084319A1 (ja) 2006-06-29
KR101045507B1 (ko) 2011-06-30
WO2004084319A1 (ja) 2004-09-30
EP1605524A4 (en) 2009-01-07
US7518155B2 (en) 2009-04-14
CN100459188C (zh) 2009-02-04
EP1605524A1 (en) 2005-12-14
US20060198162A1 (en) 2006-09-07

Similar Documents

Publication Publication Date Title
CN1833322A (zh) 发光元件安装用构件以及使用该构件的半导体装置
CN1101987C (zh) 半导体激光装置
US7911059B2 (en) High thermal conductivity substrate for a semiconductor device
CN100487890C (zh) 用以由发光二极管移除热量的系统及方法
US8546842B2 (en) LED chip assembly, LED package, and manufacturing method of LED package
EP2193696B1 (en) High thermal performance packaging for optoelectronics devices
CN1768434A (zh) 发光二极管功率封装
US20050073846A1 (en) Lightemitting device and method of manufacturing the same
CN1947222A (zh) 无子底座的倒装芯片发光二极管器件
CN1672251A (zh) 副支架和半导体器件
WO2006038543A2 (ja) 発光装置及びそれを用いた照明器具または液晶表示装置
CN1499620A (zh) 散热器和使用了该散热器的半导体元件和半导体封装体
EP1830414A1 (en) Element mounting substrate and method for manufacturing same
CN1731592A (zh) 倒装焊结构发光二极管及其制造方法
CN1551340A (zh) 半导体器件及其制造方法
CN1194409C (zh) 电路板及其制作方法和高输出模块
CN1399352A (zh) 可表面粘着并具有覆晶封装结构的发光半导体装置
JP2008060330A (ja) 素子搭載用回路基板およびそれを用いた発光装置
KR102565103B1 (ko) 열 전도 및 전기 절연을 위한 소자
JP2009123828A (ja) 発光装置
JP4915274B2 (ja) 発光装置及びその製造方法
JP5759376B2 (ja) Ledチップ接合体の製造方法
WO2024058254A1 (ja) セラミックス焼結体基板、発光装置及びそれらの製造方法
KR101816983B1 (ko) 세라믹 회로기판 및 이의 제조방법
WO2022014411A1 (ja) 発光素子用基板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090204

CF01 Termination of patent right due to non-payment of annual fee